/* * Loongson SIMD optimized h264dsp * * Copyright (c) 2015 Loongson Technology Corporation Limited * Copyright (c) 2015 Zhou Xiaoyong * Zhang Shuangshuang * Heiher * * This file is part of FFmpeg. * * FFmpeg is free software; you can redistribute it and/or * modify it under the terms of the GNU Lesser General Public * License as published by the Free Software Foundation; either * version 2.1 of the License, or (at your option) any later version. * * FFmpeg is distributed in the hope that it will be useful, * but WITHOUT ANY WARRANTY; without even the implied warranty of * MERCHANTABILITY or FITNESS FOR A PARTICULAR PURPOSE. See the GNU * Lesser General Public License for more details. * * You should have received a copy of the GNU Lesser General Public * License along with FFmpeg; if not, write to the Free Software * Foundation, Inc., 51 Franklin Street, Fifth Floor, Boston, MA 02110-1301 USA */ #include "libavcodec/bit_depth_template.c" #include "h264dsp_mips.h" #include "libavutil/mips/mmiutils.h" #include "libavutil/mem_internal.h" void ff_h264_add_pixels4_8_mmi(uint8_t *dst, int16_t *src, int stride) { double ftmp[9]; DECLARE_VAR_LOW32; __asm__ volatile ( "pxor %[ftmp0], %[ftmp0], %[ftmp0] \n\t" MMI_LDC1(%[ftmp1], %[src], 0x00) MMI_LDC1(%[ftmp2], %[src], 0x08) MMI_LDC1(%[ftmp3], %[src], 0x10) MMI_LDC1(%[ftmp4], %[src], 0x18) /* memset(src, 0, 32); */ MMI_SQC1(%[ftmp0], %[ftmp0], %[src], 0x00) MMI_SQC1(%[ftmp0], %[ftmp0], %[src], 0x10) MMI_ULWC1(%[ftmp5], %[dst0], 0x00) MMI_ULWC1(%[ftmp6], %[dst1], 0x00) MMI_ULWC1(%[ftmp7], %[dst2], 0x00) MMI_ULWC1(%[ftmp8], %[dst3], 0x00) "punpcklbh %[ftmp5], %[ftmp5], %[ftmp0] \n\t" "punpcklbh %[ftmp6], %[ftmp6], %[ftmp0] \n\t" "punpcklbh %[ftmp7], %[ftmp7], %[ftmp0] \n\t" "punpcklbh %[ftmp8], %[ftmp8], %[ftmp0] \n\t" "paddh %[ftmp1], %[ftmp1], %[ftmp5] \n\t" "paddh %[ftmp2], %[ftmp2], %[ftmp6] \n\t" "paddh %[ftmp3], %[ftmp3], %[ftmp7] \n\t" "paddh %[ftmp4], %[ftmp4], %[ftmp8] \n\t" "packushb %[ftmp1], %[ftmp1], %[ftmp0] \n\t" "packushb %[ftmp2], %[ftmp2], %[ftmp0] \n\t" "packushb %[ftmp3], %[ftmp3], %[ftmp0] \n\t" "packushb %[ftmp4], %[ftmp4], %[ftmp0] \n\t" MMI_SWC1(%[ftmp1], %[dst0], 0x00) MMI_SWC1(%[ftmp2], %[dst1], 0x00) MMI_SWC1(%[ftmp3], %[dst2], 0x00) MMI_SWC1(%[ftmp4], %[dst3], 0x00) : [ftmp0]"=&f"(ftmp[0]), [ftmp1]"=&f"(ftmp[1]), [ftmp2]"=&f"(ftmp[2]), [ftmp3]"=&f"(ftmp[3]), [ftmp4]"=&f"(ftmp[4]), [ftmp5]"=&f"(ftmp[5]), [ftmp6]"=&f"(ftmp[6]), [ftmp7]"=&f"(ftmp[7]), RESTRICT_ASM_LOW32 [ftmp8]"=&f"(ftmp[8]) : [dst0]"r"(dst), [dst1]"r"(dst+stride), [dst2]"r"(dst+2*stride), [dst3]"r"(dst+3*stride), [src]"r"(src) : "memory" ); } void ff_h264_idct_add_8_mmi(uint8_t *dst, int16_t *block, int stride) { double ftmp[12]; uint64_t tmp[1]; DECLARE_VAR_LOW32; DECLARE_VAR_ADDRT; __asm__ volatile ( MMI_LDC1(%[ftmp0], %[block], 0x00) MMI_LDC1(%[ftmp1], %[block], 0x08) MMI_LDC1(%[ftmp2], %[block], 0x10) MMI_LDC1(%[ftmp3], %[block], 0x18) /* memset(block, 0, 32) */ "pxor %[ftmp4], %[ftmp4], %[ftmp4] \n\t" MMI_SQC1(%[ftmp4], %[ftmp4], %[block], 0x00) MMI_SQC1(%[ftmp4], %[ftmp4], %[block], 0x10) "dli %[tmp0], 0x01 \n\t" "mtc1 %[tmp0], %[ftmp8] \n\t" "dli %[tmp0], 0x06 \n\t" "mtc1 %[tmp0], %[ftmp9] \n\t" "psrah %[ftmp4], %[ftmp1], %[ftmp8] \n\t" "psrah %[ftmp5], %[ftmp3], %[ftmp8] \n\t" "psubh %[ftmp4], %[ftmp4], %[ftmp3] \n\t" "paddh %[ftmp5], %[ftmp5], %[ftmp1] \n\t" "paddh %[ftmp10], %[ftmp2], %[ftmp0] \n\t" "psubh %[ftmp0], %[ftmp0], %[ftmp2] \n\t" "paddh %[ftmp11], %[ftmp5], %[ftmp10] \n\t" "psubh %[ftmp2], %[ftmp10], %[ftmp5] \n\t" "paddh %[ftmp10], %[ftmp4], %[ftmp0] \n\t" "psubh %[ftmp0], %[ftmp0], %[ftmp4] \n\t" "punpckhhw %[ftmp1], %[ftmp11], %[ftmp10] \n\t" "punpcklhw %[ftmp5], %[ftmp11], %[ftmp10] \n\t" "punpckhhw %[ftmp4], %[ftmp0], %[ftmp2] \n\t" "punpcklhw %[ftmp0], %[ftmp0], %[ftmp2] \n\t" "punpckhwd %[ftmp2], %[ftmp5], %[ftmp0] \n\t" "punpcklwd %[ftmp5], %[ftmp5], %[ftmp0] \n\t" "punpcklwd %[ftmp10], %[ftmp1], %[ftmp4] \n\t" "punpckhwd %[ftmp0], %[ftmp1], %[ftmp4] \n\t" "paddh %[ftmp5], %[ftmp5], %[ff_pw_32] \n\t" "psrah %[ftmp4], %[ftmp2], %[ftmp8] \n\t" "psrah %[ftmp3], %[ftmp0], %[ftmp8] \n\t" "psubh %[ftmp4], %[ftmp4], %[ftmp0] \n\t" "paddh %[ftmp3], %[ftmp3], %[ftmp2] \n\t" "paddh %[ftmp1], %[ftmp10], %[ftmp5] \n\t" "psubh %[ftmp5], %[ftmp5], %[ftmp10] \n\t" "paddh %[ftmp10], %[ftmp3], %[ftmp1] \n\t" "psubh %[ftmp1], %[ftmp1], %[ftmp3] \n\t" "paddh %[ftmp11], %[ftmp4], %[ftmp5] \n\t" "psubh %[ftmp5], %[ftmp5], %[ftmp4] \n\t" MMI_ULWC1(%[ftmp2], %[dst], 0x00) MMI_LWXC1(%[ftmp0], %[dst], %[stride], 0x00) "pxor %[ftmp7], %[ftmp7], %[ftmp7] \n\t" "psrah %[ftmp3], %[ftmp10], %[ftmp9] \n\t" "psrah %[ftmp4], %[ftmp11], %[ftmp9] \n\t" "punpcklbh %[ftmp2], %[ftmp2], %[ftmp7] \n\t" "punpcklbh %[ftmp0], %[ftmp0], %[ftmp7] \n\t" "paddh %[ftmp2], %[ftmp2], %[ftmp3] \n\t" "paddh %[ftmp0], %[ftmp0], %[ftmp4] \n\t" "packushb %[ftmp2], %[ftmp2], %[ftmp7] \n\t" "packushb %[ftmp0], %[ftmp0], %[ftmp7] \n\t" MMI_SWC1(%[ftmp2], %[dst], 0x00) MMI_SWXC1(%[ftmp0], %[dst], %[stride], 0x00) PTR_ADDU "%[dst], %[dst], %[stride] \n\t" PTR_ADDU "%[dst], %[dst], %[stride] \n\t" MMI_ULWC1(%[ftmp2], %[dst], 0x00) "psrah %[ftmp5], %[ftmp5], %[ftmp9] \n\t" MMI_LWXC1(%[ftmp0], %[dst], %[stride], 0x00) "psrah %[ftmp1], %[ftmp1], %[ftmp9] \n\t" "punpcklbh %[ftmp2], %[ftmp2], %[ftmp7] \n\t" "punpcklbh %[ftmp0], %[ftmp0], %[ftmp7] \n\t" "paddh %[ftmp2], %[ftmp2], %[ftmp5] \n\t" "paddh %[ftmp0], %[ftmp0], %[ftmp1] \n\t" "packushb %[ftmp2], %[ftmp2], %[ftmp7] \n\t" MMI_SWC1(%[ftmp2], %[dst], 0x00) "packushb %[ftmp0], %[ftmp0], %[ftmp7] \n\t" MMI_SWXC1(%[ftmp0], %[dst], %[stride], 0x00) : [ftmp0]"=&f"(ftmp[0]), [ftmp1]"=&f"(ftmp[1]), [ftmp2]"=&f"(ftmp[2]), [ftmp3]"=&f"(ftmp[3]), [ftmp4]"=&f"(ftmp[4]), [ftmp5]"=&f"(ftmp[5]), [ftmp6]"=&f"(ftmp[6]), [ftmp7]"=&f"(ftmp[7]), [ftmp8]"=&f"(ftmp[8]), [ftmp9]"=&f"(ftmp[9]), [ftmp10]"=&f"(ftmp[10]), [ftmp11]"=&f"(ftmp[11]), RESTRICT_ASM_LOW32 RESTRICT_ASM_ADDRT [tmp0]"=&r"(tmp[0]) : [dst]"r"(dst), [block]"r"(block), [stride]"r"((mips_reg)stride), [ff_pw_32]"f"(ff_pw_32.f) : "memory" ); } void ff_h264_idct8_add_8_mmi(uint8_t *dst, int16_t *block, int stride) { double ftmp[16]; uint64_t tmp[7]; mips_reg addr[1]; DECLARE_VAR_LOW32; DECLARE_VAR_ADDRT; __asm__ volatile ( "lhu %[tmp0], 0x00(%[block]) \n\t" PTR_ADDI "$sp, $sp, -0x20 \n\t" PTR_ADDIU "%[tmp0], %[tmp0], 0x20 \n\t" MMI_LDC1(%[ftmp1], %[block], 0x10) "sh %[tmp0], 0x00(%[block]) \n\t" MMI_LDC1(%[ftmp2], %[block], 0x20) "dli %[tmp0], 0x01 \n\t" MMI_LDC1(%[ftmp3], %[block], 0x30) "mtc1 %[tmp0], %[ftmp8] \n\t" MMI_LDC1(%[ftmp5], %[block], 0x50) MMI_LDC1(%[ftmp6], %[block], 0x60) MMI_LDC1(%[ftmp7], %[block], 0x70) "mov.d %[ftmp0], %[ftmp1] \n\t" "psrah %[ftmp1], %[ftmp1], %[ftmp8] \n\t" "psrah %[ftmp4], %[ftmp5], %[ftmp8] \n\t" "paddh %[ftmp1], %[ftmp1], %[ftmp0] \n\t" "paddh %[ftmp4], %[ftmp4], %[ftmp5] \n\t" "paddh %[ftmp1], %[ftmp1], %[ftmp5] \n\t" "paddh %[ftmp4], %[ftmp4], %[ftmp7] \n\t" "paddh %[ftmp1], %[ftmp1], %[ftmp3] \n\t" "psubh %[ftmp4], %[ftmp4], %[ftmp0] \n\t" "psubh %[ftmp0], %[ftmp0], %[ftmp3] \n\t" "psubh %[ftmp5], %[ftmp5], %[ftmp3] \n\t" "psrah %[ftmp3], %[ftmp3], %[ftmp8] \n\t" "paddh %[ftmp0], %[ftmp0], %[ftmp7] \n\t" "psubh %[ftmp5], %[ftmp5], %[ftmp7] \n\t" "psrah %[ftmp7], %[ftmp7], %[ftmp8] \n\t" "psubh %[ftmp0], %[ftmp0], %[ftmp3] \n\t" "dli %[tmp0], 0x02 \n\t" "psubh %[ftmp5], %[ftmp5], %[ftmp7] \n\t" "mtc1 %[tmp0], %[ftmp9] \n\t" "mov.d %[ftmp7], %[ftmp1] \n\t" "psrah %[ftmp1], %[ftmp1], %[ftmp9] \n\t" "psrah %[ftmp3], %[ftmp4], %[ftmp9] \n\t" "paddh %[ftmp3], %[ftmp3], %[ftmp0] \n\t" "psrah %[ftmp0], %[ftmp0], %[ftmp9] \n\t" "paddh %[ftmp1], %[ftmp1], %[ftmp5] \n\t" "psrah %[ftmp5], %[ftmp5], %[ftmp9] \n\t" "psubh %[ftmp0], %[ftmp0], %[ftmp4] \n\t" "psubh %[ftmp7], %[ftmp7], %[ftmp5] \n\t" "mov.d %[ftmp5], %[ftmp6] \n\t" "psrah %[ftmp6], %[ftmp6], %[ftmp8] \n\t" "psrah %[ftmp4], %[ftmp2], %[ftmp8] \n\t" "paddh %[ftmp6], %[ftmp6], %[ftmp2] \n\t" "psubh %[ftmp4], %[ftmp4], %[ftmp5] \n\t" MMI_LDC1(%[ftmp2], %[block], 0x00) MMI_LDC1(%[ftmp5], %[block], 0x40) "paddh %[ftmp5], %[ftmp5], %[ftmp2] \n\t" "paddh %[ftmp2], %[ftmp2], %[ftmp2] \n\t" "paddh %[ftmp6], %[ftmp6], %[ftmp5] \n\t" "psubh %[ftmp2], %[ftmp2], %[ftmp5] \n\t" "paddh %[ftmp5], %[ftmp5], %[ftmp5] \n\t" "paddh %[ftmp4], %[ftmp4], %[ftmp2] \n\t" "psubh %[ftmp5], %[ftmp5], %[ftmp6] \n\t" "paddh %[ftmp2], %[ftmp2], %[ftmp2] \n\t" "paddh %[ftmp7], %[ftmp7], %[ftmp6] \n\t" "psubh %[ftmp2], %[ftmp2], %[ftmp4] \n\t" "paddh %[ftmp6], %[ftmp6], %[ftmp6] \n\t" "paddh %[ftmp0], %[ftmp0], %[ftmp4] \n\t" "psubh %[ftmp6], %[ftmp6], %[ftmp7] \n\t" "paddh %[ftmp4], %[ftmp4], %[ftmp4] \n\t" "paddh %[ftmp3], %[ftmp3], %[ftmp2] \n\t" "psubh %[ftmp4], %[ftmp4], %[ftmp0] \n\t" "paddh %[ftmp2], %[ftmp2], %[ftmp2] \n\t" "paddh %[ftmp1], %[ftmp1], %[ftmp5] \n\t" "psubh %[ftmp2], %[ftmp2], %[ftmp3] \n\t" "paddh %[ftmp5], %[ftmp5], %[ftmp5] \n\t" MMI_SDC1(%[ftmp6], %[block], 0x00) "psubh %[ftmp5], %[ftmp5], %[ftmp1] \n\t" "punpckhhw %[ftmp6], %[ftmp7], %[ftmp0] \n\t" "punpcklhw %[ftmp7], %[ftmp7], %[ftmp0] \n\t" "punpckhhw %[ftmp0], %[ftmp3], %[ftmp1] \n\t" "punpcklhw %[ftmp3], %[ftmp3], %[ftmp1] \n\t" "punpckhwd %[ftmp1], %[ftmp7], %[ftmp3] \n\t" "punpcklwd %[ftmp7], %[ftmp7], %[ftmp3] \n\t" "punpckhwd %[ftmp3], %[ftmp6], %[ftmp0] \n\t" "punpcklwd %[ftmp6], %[ftmp6], %[ftmp0] \n\t" MMI_LDC1(%[ftmp0], %[block], 0x00) MMI_SDC1(%[ftmp7], $sp, 0x00) MMI_SDC1(%[ftmp1], $sp, 0x10) "dmfc1 %[tmp1], %[ftmp6] \n\t" "dmfc1 %[tmp3], %[ftmp3] \n\t" "punpckhhw %[ftmp3], %[ftmp5], %[ftmp2] \n\t" "punpcklhw %[ftmp5], %[ftmp5], %[ftmp2] \n\t" "punpckhhw %[ftmp2], %[ftmp4], %[ftmp0] \n\t" "punpcklhw %[ftmp4], %[ftmp4], %[ftmp0] \n\t" "punpckhwd %[ftmp0], %[ftmp5], %[ftmp4] \n\t" "punpcklwd %[ftmp5], %[ftmp5], %[ftmp4] \n\t" "punpckhwd %[ftmp4], %[ftmp3], %[ftmp2] \n\t" "punpcklwd %[ftmp3], %[ftmp3], %[ftmp2] \n\t" MMI_SDC1(%[ftmp5], $sp, 0x08) MMI_SDC1(%[ftmp0], $sp, 0x18) "dmfc1 %[tmp2], %[ftmp3] \n\t" "dmfc1 %[tmp4], %[ftmp4] \n\t" MMI_LDC1(%[ftmp1], %[block], 0x18) MMI_LDC1(%[ftmp6], %[block], 0x28) MMI_LDC1(%[ftmp2], %[block], 0x38) MMI_LDC1(%[ftmp0], %[block], 0x58) MMI_LDC1(%[ftmp3], %[block], 0x68) MMI_LDC1(%[ftmp4], %[block], 0x78) "mov.d %[ftmp7], %[ftmp1] \n\t" "psrah %[ftmp5], %[ftmp0], %[ftmp8] \n\t" "psrah %[ftmp1], %[ftmp1], %[ftmp8] \n\t" "paddh %[ftmp5], %[ftmp5], %[ftmp0] \n\t" "paddh %[ftmp1], %[ftmp1], %[ftmp7] \n\t" "paddh %[ftmp5], %[ftmp5], %[ftmp4] \n\t" "paddh %[ftmp1], %[ftmp1], %[ftmp0] \n\t" "psubh %[ftmp5], %[ftmp5], %[ftmp7] \n\t" "paddh %[ftmp1], %[ftmp1], %[ftmp2] \n\t" "psubh %[ftmp7], %[ftmp7], %[ftmp2] \n\t" "psubh %[ftmp0], %[ftmp0], %[ftmp2] \n\t" "psrah %[ftmp2], %[ftmp2], %[ftmp8] \n\t" "paddh %[ftmp7], %[ftmp7], %[ftmp4] \n\t" "psubh %[ftmp0], %[ftmp0], %[ftmp4] \n\t" "psrah %[ftmp4], %[ftmp4], %[ftmp8] \n\t" "psubh %[ftmp7], %[ftmp7], %[ftmp2] \n\t" "psubh %[ftmp0], %[ftmp0], %[ftmp4] \n\t" "mov.d %[ftmp4], %[ftmp1] \n\t" "psrah %[ftmp2], %[ftmp5], %[ftmp9] \n\t" "psrah %[ftmp1], %[ftmp1], %[ftmp9] \n\t" "paddh %[ftmp2], %[ftmp2], %[ftmp7] \n\t" "psrah %[ftmp7], %[ftmp7], %[ftmp9] \n\t" "paddh %[ftmp1], %[ftmp1], %[ftmp0] \n\t" "psrah %[ftmp0], %[ftmp0], %[ftmp9] \n\t" "psubh %[ftmp7], %[ftmp7], %[ftmp5] \n\t" "psubh %[ftmp4], %[ftmp4], %[ftmp0] \n\t" "mov.d %[ftmp0], %[ftmp3] \n\t" "psrah %[ftmp3], %[ftmp3], %[ftmp8] \n\t" "psrah %[ftmp5], %[ftmp6], %[ftmp8] \n\t" "paddh %[ftmp3], %[ftmp3], %[ftmp6] \n\t" "psubh %[ftmp5], %[ftmp5], %[ftmp0] \n\t" MMI_LDC1(%[ftmp6], %[block], 0x08) MMI_LDC1(%[ftmp0], %[block], 0x48) "paddh %[ftmp0], %[ftmp0], %[ftmp6] \n\t" "paddh %[ftmp6], %[ftmp6], %[ftmp6] \n\t" "paddh %[ftmp3], %[ftmp3], %[ftmp0] \n\t" "psubh %[ftmp6], %[ftmp6], %[ftmp0] \n\t" "paddh %[ftmp0], %[ftmp0], %[ftmp0] \n\t" "paddh %[ftmp5], %[ftmp5], %[ftmp6] \n\t" "psubh %[ftmp0], %[ftmp0], %[ftmp3] \n\t" "paddh %[ftmp6], %[ftmp6], %[ftmp6] \n\t" "paddh %[ftmp4], %[ftmp4], %[ftmp3] \n\t" "psubh %[ftmp6], %[ftmp6], %[ftmp5] \n\t" "paddh %[ftmp3], %[ftmp3], %[ftmp3] \n\t" "paddh %[ftmp7], %[ftmp7], %[ftmp5] \n\t" "psubh %[ftmp3], %[ftmp3], %[ftmp4] \n\t" "paddh %[ftmp5], %[ftmp5], %[ftmp5] \n\t" "paddh %[ftmp2], %[ftmp2], %[ftmp6] \n\t" "psubh %[ftmp5], %[ftmp5], %[ftmp7] \n\t" "paddh %[ftmp6], %[ftmp6], %[ftmp6] \n\t" "paddh %[ftmp1], %[ftmp1], %[ftmp0] \n\t" "psubh %[ftmp6], %[ftmp6], %[ftmp2] \n\t" "paddh %[ftmp0], %[ftmp0], %[ftmp0] \n\t" MMI_SDC1(%[ftmp3], %[block], 0x08) "psubh %[ftmp0], %[ftmp0], %[ftmp1] \n\t" "punpckhhw %[ftmp3], %[ftmp4], %[ftmp7] \n\t" "punpcklhw %[ftmp4], %[ftmp4], %[ftmp7] \n\t" "punpckhhw %[ftmp7], %[ftmp2], %[ftmp1] \n\t" "punpcklhw %[ftmp2], %[ftmp2], %[ftmp1] \n\t" "punpckhwd %[ftmp1], %[ftmp4], %[ftmp2] \n\t" "punpcklwd %[ftmp4], %[ftmp4], %[ftmp2] \n\t" "punpckhwd %[ftmp2], %[ftmp3], %[ftmp7] \n\t" "punpcklwd %[ftmp3], %[ftmp3], %[ftmp7] \n\t" MMI_LDC1(%[ftmp7], %[block], 0x08) "dmfc1 %[tmp5], %[ftmp4] \n\t" "mov.d %[ftmp10], %[ftmp1] \n\t" "mov.d %[ftmp12], %[ftmp3] \n\t" "mov.d %[ftmp14], %[ftmp2] \n\t" "punpckhhw %[ftmp2], %[ftmp0], %[ftmp6] \n\t" "punpcklhw %[ftmp0], %[ftmp0], %[ftmp6] \n\t" "punpckhhw %[ftmp6], %[ftmp5], %[ftmp7] \n\t" "punpcklhw %[ftmp5], %[ftmp5], %[ftmp7] \n\t" "punpckhwd %[ftmp7], %[ftmp0], %[ftmp5] \n\t" "punpcklwd %[ftmp0], %[ftmp0], %[ftmp5] \n\t" "punpckhwd %[ftmp5], %[ftmp2], %[ftmp6] \n\t" "punpcklwd %[ftmp2], %[ftmp2], %[ftmp6] \n\t" "dmfc1 %[tmp6], %[ftmp0] \n\t" "mov.d %[ftmp11], %[ftmp7] \n\t" "mov.d %[ftmp13], %[ftmp2] \n\t" "mov.d %[ftmp15], %[ftmp5] \n\t" PTR_ADDIU "%[addr0], %[dst], 0x04 \n\t" "mov.d %[ftmp7], %[ftmp10] \n\t" "dmtc1 %[tmp3], %[ftmp6] \n\t" MMI_LDC1(%[ftmp1], $sp, 0x10) "dmtc1 %[tmp1], %[ftmp3] \n\t" "mov.d %[ftmp4], %[ftmp1] \n\t" "psrah %[ftmp1], %[ftmp1], %[ftmp8] \n\t" "psrah %[ftmp0], %[ftmp7], %[ftmp8] \n\t" "paddh %[ftmp1], %[ftmp1], %[ftmp4] \n\t" "paddh %[ftmp0], %[ftmp0], %[ftmp7] \n\t" "paddh %[ftmp1], %[ftmp1], %[ftmp7] \n\t" "paddh %[ftmp0], %[ftmp0], %[ftmp14] \n\t" "paddh %[ftmp1], %[ftmp1], %[ftmp6] \n\t" "psubh %[ftmp0], %[ftmp0], %[ftmp4] \n\t" "psubh %[ftmp4], %[ftmp4], %[ftmp6] \n\t" "psubh %[ftmp7], %[ftmp7], %[ftmp6] \n\t" "psrah %[ftmp6], %[ftmp6], %[ftmp8] \n\t" "paddh %[ftmp4], %[ftmp4], %[ftmp14] \n\t" "psubh %[ftmp7], %[ftmp7], %[ftmp14] \n\t" "psrah %[ftmp5], %[ftmp14], %[ftmp8] \n\t" "psubh %[ftmp4], %[ftmp4], %[ftmp6] \n\t" "psubh %[ftmp7], %[ftmp7], %[ftmp5] \n\t" "mov.d %[ftmp5], %[ftmp1] \n\t" "psrah %[ftmp1], %[ftmp1], %[ftmp9] \n\t" "psrah %[ftmp6], %[ftmp0], %[ftmp9] \n\t" "paddh %[ftmp1], %[ftmp1], %[ftmp7] \n\t" "paddh %[ftmp6], %[ftmp6], %[ftmp4] \n\t" "psrah %[ftmp4], %[ftmp4], %[ftmp9] \n\t" "psrah %[ftmp7], %[ftmp7], %[ftmp9] \n\t" "psubh %[ftmp4], %[ftmp4], %[ftmp0] \n\t" "psubh %[ftmp5], %[ftmp5], %[ftmp7] \n\t" "mov.d %[ftmp7], %[ftmp12] \n\t" "psrah %[ftmp2], %[ftmp12], %[ftmp8] \n\t" "psrah %[ftmp0], %[ftmp3], %[ftmp8] \n\t" "paddh %[ftmp2], %[ftmp2], %[ftmp3] \n\t" "psubh %[ftmp0], %[ftmp0], %[ftmp7] \n\t" MMI_LDC1(%[ftmp3], $sp, 0x00) "dmtc1 %[tmp5], %[ftmp7] \n\t" "paddh %[ftmp7], %[ftmp7], %[ftmp3] \n\t" "paddh %[ftmp3], %[ftmp3], %[ftmp3] \n\t" "paddh %[ftmp2], %[ftmp2], %[ftmp7] \n\t" "psubh %[ftmp3], %[ftmp3], %[ftmp7] \n\t" "paddh %[ftmp7], %[ftmp7], %[ftmp7] \n\t" "paddh %[ftmp0], %[ftmp0], %[ftmp3] \n\t" "psubh %[ftmp7], %[ftmp7], %[ftmp2] \n\t" "paddh %[ftmp3], %[ftmp3], %[ftmp3] \n\t" "paddh %[ftmp5], %[ftmp5], %[ftmp2] \n\t" "psubh %[ftmp3], %[ftmp3], %[ftmp0] \n\t" "paddh %[ftmp2], %[ftmp2], %[ftmp2] \n\t" "paddh %[ftmp4], %[ftmp4], %[ftmp0] \n\t" "psubh %[ftmp2], %[ftmp2], %[ftmp5] \n\t" "paddh %[ftmp0], %[ftmp0], %[ftmp0] \n\t" "paddh %[ftmp6], %[ftmp6], %[ftmp3] \n\t" "psubh %[ftmp0], %[ftmp0], %[ftmp4] \n\t" "paddh %[ftmp3], %[ftmp3], %[ftmp3] \n\t" "paddh %[ftmp1], %[ftmp1], %[ftmp7] \n\t" "psubh %[ftmp3], %[ftmp3], %[ftmp6] \n\t" "paddh %[ftmp7], %[ftmp7], %[ftmp7] \n\t" MMI_SDC1(%[ftmp3], $sp, 0x00) "psubh %[ftmp7], %[ftmp7], %[ftmp1] \n\t" MMI_SDC1(%[ftmp0], $sp, 0x10) "dmfc1 %[tmp1], %[ftmp2] \n\t" "pxor %[ftmp2], %[ftmp2], %[ftmp2] \n\t" MMI_SDC1(%[ftmp2], %[block], 0x00) MMI_SDC1(%[ftmp2], %[block], 0x08) MMI_SDC1(%[ftmp2], %[block], 0x10) MMI_SDC1(%[ftmp2], %[block], 0x18) MMI_SDC1(%[ftmp2], %[block], 0x20) MMI_SDC1(%[ftmp2], %[block], 0x28) MMI_SDC1(%[ftmp2], %[block], 0x30) MMI_SDC1(%[ftmp2], %[block], 0x38) MMI_SDC1(%[ftmp2], %[block], 0x40) MMI_SDC1(%[ftmp2], %[block], 0x48) MMI_SDC1(%[ftmp2], %[block], 0x50) MMI_SDC1(%[ftmp2], %[block], 0x58) MMI_SDC1(%[ftmp2], %[block], 0x60) MMI_SDC1(%[ftmp2], %[block], 0x68) MMI_SDC1(%[ftmp2], %[block], 0x70) MMI_SDC1(%[ftmp2], %[block], 0x78) "dli %[tmp3], 0x06 \n\t" "mtc1 %[tmp3], %[ftmp10] \n\t" MMI_ULWC1(%[ftmp3], %[dst], 0x00) MMI_LWXC1(%[ftmp0], %[dst], %[stride], 0x00) "psrah %[ftmp5], %[ftmp5], %[ftmp10] \n\t" "psrah %[ftmp4], %[ftmp4], %[ftmp10] \n\t" "punpcklbh %[ftmp3], %[ftmp3], %[ftmp2] \n\t" "punpcklbh %[ftmp0], %[ftmp0], %[ftmp2] \n\t" "paddh %[ftmp3], %[ftmp3], %[ftmp5] \n\t" "paddh %[ftmp0], %[ftmp0], %[ftmp4] \n\t" "packushb %[ftmp3], %[ftmp3], %[ftmp2] \n\t" "packushb %[ftmp0], %[ftmp0], %[ftmp2] \n\t" MMI_SWC1(%[ftmp3], %[dst], 0x00) MMI_SWXC1(%[ftmp0], %[dst], %[stride], 0x00) PTR_ADDU "%[dst], %[dst], %[stride] \n\t" PTR_ADDU "%[dst], %[dst], %[stride] \n\t" MMI_ULWC1(%[ftmp3], %[dst], 0x00) MMI_LWXC1(%[ftmp0], %[dst], %[stride], 0x00) "psrah %[ftmp6], %[ftmp6], %[ftmp10] \n\t" "psrah %[ftmp1], %[ftmp1], %[ftmp10] \n\t" "punpcklbh %[ftmp3], %[ftmp3], %[ftmp2] \n\t" "punpcklbh %[ftmp0], %[ftmp0], %[ftmp2] \n\t" "paddh %[ftmp3], %[ftmp3], %[ftmp6] \n\t" "paddh %[ftmp0], %[ftmp0], %[ftmp1] \n\t" "packushb %[ftmp3], %[ftmp3], %[ftmp2] \n\t" "packushb %[ftmp0], %[ftmp0], %[ftmp2] \n\t" MMI_SWC1(%[ftmp3], %[dst], 0x00) MMI_SWXC1(%[ftmp0], %[dst], %[stride], 0x00) MMI_LDC1(%[ftmp5], $sp, 0x00) MMI_LDC1(%[ftmp4], $sp, 0x10) "dmtc1 %[tmp1], %[ftmp6] \n\t" PTR_ADDU "%[dst], %[dst], %[stride] \n\t" PTR_ADDU "%[dst], %[dst], %[stride] \n\t" MMI_ULWC1(%[ftmp3], %[dst], 0x00) MMI_LWXC1(%[ftmp0], %[dst], %[stride], 0x00) "psrah %[ftmp7], %[ftmp7], %[ftmp10] \n\t" "psrah %[ftmp5], %[ftmp5], %[ftmp10] \n\t" "punpcklbh %[ftmp3], %[ftmp3], %[ftmp2] \n\t" "punpcklbh %[ftmp0], %[ftmp0], %[ftmp2] \n\t" "paddh %[ftmp3], %[ftmp3], %[ftmp7] \n\t" "paddh %[ftmp0], %[ftmp0], %[ftmp5] \n\t" "packushb %[ftmp3], %[ftmp3], %[ftmp2] \n\t" "packushb %[ftmp0], %[ftmp0], %[ftmp2] \n\t" MMI_SWC1(%[ftmp3], %[dst], 0x00) MMI_SWXC1(%[ftmp0], %[dst], %[stride], 0x00) PTR_ADDU "%[dst], %[dst], %[stride] \n\t" PTR_ADDU "%[dst], %[dst], %[stride] \n\t" MMI_ULWC1(%[ftmp3], %[dst], 0x00) MMI_LWXC1(%[ftmp0], %[dst], %[stride], 0x00) "psrah %[ftmp4], %[ftmp4], %[ftmp10] \n\t" "psrah %[ftmp6], %[ftmp6], %[ftmp10] \n\t" "punpcklbh %[ftmp3], %[ftmp3], %[ftmp2] \n\t" "punpcklbh %[ftmp0], %[ftmp0], %[ftmp2] \n\t" "paddh %[ftmp3], %[ftmp3], %[ftmp4] \n\t" "paddh %[ftmp0], %[ftmp0], %[ftmp6] \n\t" "packushb %[ftmp3], %[ftmp3], %[ftmp2] \n\t" "packushb %[ftmp0], %[ftmp0], %[ftmp2] \n\t" MMI_SWC1(%[ftmp3], %[dst], 0x00) MMI_SWXC1(%[ftmp0], %[dst], %[stride], 0x00) "dmtc1 %[tmp4], %[ftmp1] \n\t" "dmtc1 %[tmp2], %[ftmp6] \n\t" MMI_LDC1(%[ftmp4], $sp, 0x18) "mov.d %[ftmp5], %[ftmp4] \n\t" "psrah %[ftmp4], %[ftmp4], %[ftmp8] \n\t" "psrah %[ftmp7], %[ftmp11], %[ftmp8] \n\t" "paddh %[ftmp7], %[ftmp7], %[ftmp11] \n\t" "paddh %[ftmp4], %[ftmp4], %[ftmp5] \n\t" "paddh %[ftmp7], %[ftmp7], %[ftmp15] \n\t" "paddh %[ftmp4], %[ftmp4], %[ftmp11] \n\t" "psubh %[ftmp7], %[ftmp7], %[ftmp5] \n\t" "paddh %[ftmp4], %[ftmp4], %[ftmp1] \n\t" "psubh %[ftmp5], %[ftmp5], %[ftmp1] \n\t" "psubh %[ftmp3], %[ftmp11], %[ftmp1] \n\t" "psrah %[ftmp1], %[ftmp1], %[ftmp8] \n\t" "paddh %[ftmp5], %[ftmp5], %[ftmp15] \n\t" "psubh %[ftmp3], %[ftmp3], %[ftmp15] \n\t" "psrah %[ftmp2], %[ftmp15], %[ftmp8] \n\t" "psubh %[ftmp5], %[ftmp5], %[ftmp1] \n\t" "psubh %[ftmp3], %[ftmp3], %[ftmp2] \n\t" "mov.d %[ftmp2], %[ftmp4] \n\t" "psrah %[ftmp4], %[ftmp4], %[ftmp9] \n\t" "psrah %[ftmp1], %[ftmp7], %[ftmp9] \n\t" "paddh %[ftmp4], %[ftmp4], %[ftmp3] \n\t" "paddh %[ftmp1], %[ftmp1], %[ftmp5] \n\t" "psrah %[ftmp5], %[ftmp5], %[ftmp9] \n\t" "psrah %[ftmp3], %[ftmp3], %[ftmp9] \n\t" "psubh %[ftmp5], %[ftmp5], %[ftmp7] \n\t" "psubh %[ftmp2], %[ftmp2], %[ftmp3] \n\t" "mov.d %[ftmp3], %[ftmp13] \n\t" "psrah %[ftmp0], %[ftmp13], %[ftmp8] \n\t" "psrah %[ftmp7], %[ftmp6], %[ftmp8] \n\t" "paddh %[ftmp0], %[ftmp0], %[ftmp6] \n\t" "psubh %[ftmp7], %[ftmp7], %[ftmp3] \n\t" MMI_LDC1(%[ftmp6], $sp, 0x08) "dmtc1 %[tmp6], %[ftmp3] \n\t" "paddh %[ftmp3], %[ftmp3], %[ftmp6] \n\t" "paddh %[ftmp6], %[ftmp6], %[ftmp6] \n\t" "paddh %[ftmp0], %[ftmp0], %[ftmp3] \n\t" "psubh %[ftmp6], %[ftmp6], %[ftmp3] \n\t" "paddh %[ftmp3], %[ftmp3], %[ftmp3] \n\t" "paddh %[ftmp7], %[ftmp7], %[ftmp6] \n\t" "psubh %[ftmp3], %[ftmp3], %[ftmp0] \n\t" "paddh %[ftmp6], %[ftmp6], %[ftmp6] \n\t" "paddh %[ftmp2], %[ftmp2], %[ftmp0] \n\t" "psubh %[ftmp6], %[ftmp6], %[ftmp7] \n\t" "paddh %[ftmp0], %[ftmp0], %[ftmp0] \n\t" "paddh %[ftmp5], %[ftmp5], %[ftmp7] \n\t" "psubh %[ftmp0], %[ftmp0], %[ftmp2] \n\t" "paddh %[ftmp7], %[ftmp7], %[ftmp7] \n\t" "paddh %[ftmp1], %[ftmp1], %[ftmp6] \n\t" "psubh %[ftmp7], %[ftmp7], %[ftmp5] \n\t" "paddh %[ftmp6], %[ftmp6], %[ftmp6] \n\t" "paddh %[ftmp4], %[ftmp4], %[ftmp3] \n\t" "psubh %[ftmp6], %[ftmp6], %[ftmp1] \n\t" "paddh %[ftmp3], %[ftmp3], %[ftmp3] \n\t" MMI_SDC1(%[ftmp6], $sp, 0x08) "psubh %[ftmp3], %[ftmp3], %[ftmp4] \n\t" MMI_SDC1(%[ftmp7], $sp, 0x18) "dmfc1 %[tmp2], %[ftmp0] \n\t" "pxor %[ftmp0], %[ftmp0], %[ftmp0] \n\t" MMI_ULWC1(%[ftmp6], %[addr0], 0x00) MMI_LWXC1(%[ftmp7], %[addr0], %[stride], 0x00) "psrah %[ftmp2], %[ftmp2], %[ftmp10] \n\t" "psrah %[ftmp5], %[ftmp5], %[ftmp10] \n\t" "punpcklbh %[ftmp6], %[ftmp6], %[ftmp0] \n\t" "punpcklbh %[ftmp7], %[ftmp7], %[ftmp0] \n\t" "paddh %[ftmp6], %[ftmp6], %[ftmp2] \n\t" "paddh %[ftmp7], %[ftmp7], %[ftmp5] \n\t" "packushb %[ftmp6], %[ftmp6], %[ftmp0] \n\t" "packushb %[ftmp7], %[ftmp7], %[ftmp0] \n\t" MMI_SWC1(%[ftmp6], %[addr0], 0x00) MMI_SWXC1(%[ftmp7], %[addr0], %[stride], 0x00) PTR_ADDU "%[addr0], %[addr0], %[stride] \n\t" PTR_ADDU "%[addr0], %[addr0], %[stride] \n\t" MMI_ULWC1(%[ftmp6], %[addr0], 0x00) MMI_LWXC1(%[ftmp7], %[addr0], %[stride], 0x00) "psrah %[ftmp1], %[ftmp1], %[ftmp10] \n\t" "psrah %[ftmp4], %[ftmp4], %[ftmp10] \n\t" "punpcklbh %[ftmp6], %[ftmp6], %[ftmp0] \n\t" "punpcklbh %[ftmp7], %[ftmp7], %[ftmp0] \n\t" "paddh %[ftmp6], %[ftmp6], %[ftmp1] \n\t" "paddh %[ftmp7], %[ftmp7], %[ftmp4] \n\t" "packushb %[ftmp6], %[ftmp6], %[ftmp0] \n\t" "packushb %[ftmp7], %[ftmp7], %[ftmp0] \n\t" MMI_SWC1(%[ftmp6], %[addr0], 0x00) MMI_SWXC1(%[ftmp7], %[addr0], %[stride], 0x00) MMI_LDC1(%[ftmp2], $sp, 0x08) MMI_LDC1(%[ftmp5], $sp, 0x18) PTR_ADDU "%[addr0], %[addr0], %[stride] \n\t" "dmtc1 %[tmp2], %[ftmp1] \n\t" PTR_ADDU "%[addr0], %[addr0], %[stride] \n\t" MMI_ULWC1(%[ftmp6], %[addr0], 0x00) MMI_LWXC1(%[ftmp7], %[addr0], %[stride], 0x00) "psrah %[ftmp3], %[ftmp3], %[ftmp10] \n\t" "psrah %[ftmp2], %[ftmp2], %[ftmp10] \n\t" "punpcklbh %[ftmp6], %[ftmp6], %[ftmp0] \n\t" "punpcklbh %[ftmp7], %[ftmp7], %[ftmp0] \n\t" "paddh %[ftmp6], %[ftmp6], %[ftmp3] \n\t" "paddh %[ftmp7], %[ftmp7], %[ftmp2] \n\t" "packushb %[ftmp6], %[ftmp6], %[ftmp0] \n\t" "packushb %[ftmp7], %[ftmp7], %[ftmp0] \n\t" MMI_SWC1(%[ftmp6], %[addr0], 0x00) MMI_SWXC1(%[ftmp7], %[addr0], %[stride], 0x00) PTR_ADDU "%[addr0], %[addr0], %[stride] \n\t" PTR_ADDU "%[addr0], %[addr0], %[stride] \n\t" MMI_ULWC1(%[ftmp6], %[addr0], 0x00) MMI_LWXC1(%[ftmp7], %[addr0], %[stride], 0x00) "psrah %[ftmp5], %[ftmp5], %[ftmp10] \n\t" "psrah %[ftmp1], %[ftmp1], %[ftmp10] \n\t" "punpcklbh %[ftmp6], %[ftmp6], %[ftmp0] \n\t" "punpcklbh %[ftmp7], %[ftmp7], %[ftmp0] \n\t" "paddh %[ftmp6], %[ftmp6], %[ftmp5] \n\t" "paddh %[ftmp7], %[ftmp7], %[ftmp1] \n\t" "packushb %[ftmp6], %[ftmp6], %[ftmp0] \n\t" "packushb %[ftmp7], %[ftmp7], %[ftmp0] \n\t" MMI_SWC1(%[ftmp6], %[addr0], 0x00) MMI_SWXC1(%[ftmp7], %[addr0], %[stride], 0x00) PTR_ADDIU "$sp, $sp, 0x20 \n\t" : [ftmp0]"=&f"(ftmp[0]), [ftmp1]"=&f"(ftmp[1]), [ftmp2]"=&f"(ftmp[2]), [ftmp3]"=&f"(ftmp[3]), [ftmp4]"=&f"(ftmp[4]), [ftmp5]"=&f"(ftmp[5]), [ftmp6]"=&f"(ftmp[6]), [ftmp7]"=&f"(ftmp[7]), [ftmp8]"=&f"(ftmp[8]), [ftmp9]"=&f"(ftmp[9]), [ftmp10]"=&f"(ftmp[10]), [ftmp11]"=&f"(ftmp[11]), [ftmp12]"=&f"(ftmp[12]), [ftmp13]"=&f"(ftmp[13]), [ftmp14]"=&f"(ftmp[14]), [ftmp15]"=&f"(ftmp[15]), [tmp0]"=&r"(tmp[0]), [tmp1]"=&r"(tmp[1]), [tmp2]"=&r"(tmp[2]), [tmp3]"=&r"(tmp[3]), [tmp4]"=&r"(tmp[4]), [tmp5]"=&r"(tmp[5]), [tmp6]"=&r"(tmp[6]), RESTRICT_ASM_LOW32 RESTRICT_ASM_ADDRT [addr0]"=&r"(addr[0]) : [dst]"r"(dst), [block]"r"(block), [stride]"r"((mips_reg)stride) : "memory" ); } void ff_h264_idct_dc_add_8_mmi(uint8_t *dst, int16_t *block, int stride) { int dc = (block[0] + 32) >> 6; double ftmp[6]; DECLARE_VAR_LOW32; block[0] = 0; __asm__ volatile ( "mtc1 %[dc], %[ftmp5] \n\t" "pxor %[ftmp0], %[ftmp0], %[ftmp0] \n\t" "pshufh %[ftmp5], %[ftmp5], %[ftmp0] \n\t" MMI_ULWC1(%[ftmp1], %[dst0], 0x00) MMI_ULWC1(%[ftmp2], %[dst1], 0x00) MMI_ULWC1(%[ftmp3], %[dst2], 0x00) MMI_ULWC1(%[ftmp4], %[dst3], 0x00) "punpcklbh %[ftmp1], %[ftmp1], %[ftmp0] \n\t" "punpcklbh %[ftmp2], %[ftmp2], %[ftmp0] \n\t" "punpcklbh %[ftmp3], %[ftmp3], %[ftmp0] \n\t" "punpcklbh %[ftmp4], %[ftmp4], %[ftmp0] \n\t" "paddsh %[ftmp1], %[ftmp1], %[ftmp5] \n\t" "paddsh %[ftmp2], %[ftmp2], %[ftmp5] \n\t" "paddsh %[ftmp3], %[ftmp3], %[ftmp5] \n\t" "paddsh %[ftmp4], %[ftmp4], %[ftmp5] \n\t" "packushb %[ftmp1], %[ftmp1], %[ftmp0] \n\t" "packushb %[ftmp2], %[ftmp2], %[ftmp0] \n\t" "packushb %[ftmp3], %[ftmp3], %[ftmp0] \n\t" "packushb %[ftmp4], %[ftmp4], %[ftmp0] \n\t" MMI_SWC1(%[ftmp1], %[dst0], 0x00) MMI_SWC1(%[ftmp2], %[dst1], 0x00) MMI_SWC1(%[ftmp3], %[dst2], 0x00) MMI_SWC1(%[ftmp4], %[dst3], 0x00) : [ftmp0]"=&f"(ftmp[0]), [ftmp1]"=&f"(ftmp[1]), [ftmp2]"=&f"(ftmp[2]), [ftmp3]"=&f"(ftmp[3]), [ftmp4]"=&f"(ftmp[4]), RESTRICT_ASM_LOW32 [ftmp5]"=&f"(ftmp[5]) : [dst0]"r"(dst), [dst1]"r"(dst+stride), [dst2]"r"(dst+2*stride), [dst3]"r"(dst+3*stride), [dc]"r"(dc) : "memory" ); } void ff_h264_idct8_dc_add_8_mmi(uint8_t *dst, int16_t *block, int stride) { int dc = (block[0] + 32) >> 6; double ftmp[10]; DECLARE_VAR_ALL64; block[0] = 0; __asm__ volatile ( "mtc1 %[dc], %[ftmp5] \n\t" "pxor %[ftmp0], %[ftmp0], %[ftmp0] \n\t" "pshufh %[ftmp5], %[ftmp5], %[ftmp0] \n\t" MMI_LDC1(%[ftmp1], %[dst0], 0x00) MMI_LDC1(%[ftmp2], %[dst1], 0x00) MMI_LDC1(%[ftmp3], %[dst2], 0x00) MMI_LDC1(%[ftmp4], %[dst3], 0x00) "punpckhbh %[ftmp6], %[ftmp1], %[ftmp0] \n\t" "punpcklbh %[ftmp1], %[ftmp1], %[ftmp0] \n\t" "punpckhbh %[ftmp7], %[ftmp2], %[ftmp0] \n\t" "punpcklbh %[ftmp2], %[ftmp2], %[ftmp0] \n\t" "punpckhbh %[ftmp8], %[ftmp3], %[ftmp0] \n\t" "punpcklbh %[ftmp3], %[ftmp3], %[ftmp0] \n\t" "punpckhbh %[ftmp9], %[ftmp4], %[ftmp0] \n\t" "punpcklbh %[ftmp4], %[ftmp4], %[ftmp0] \n\t" "paddsh %[ftmp6], %[ftmp6], %[ftmp5] \n\t" "paddsh %[ftmp1], %[ftmp1], %[ftmp5] \n\t" "paddsh %[ftmp7], %[ftmp7], %[ftmp5] \n\t" "paddsh %[ftmp2], %[ftmp2], %[ftmp5] \n\t" "paddsh %[ftmp8], %[ftmp8], %[ftmp5] \n\t" "paddsh %[ftmp3], %[ftmp3], %[ftmp5] \n\t" "paddsh %[ftmp9], %[ftmp9], %[ftmp5] \n\t" "paddsh %[ftmp4], %[ftmp4], %[ftmp5] \n\t" "packushb %[ftmp1], %[ftmp1], %[ftmp6] \n\t" "packushb %[ftmp2], %[ftmp2], %[ftmp7] \n\t" "packushb %[ftmp3], %[ftmp3], %[ftmp8] \n\t" "packushb %[ftmp4], %[ftmp4], %[ftmp9] \n\t" MMI_SDC1(%[ftmp1], %[dst0], 0x00) MMI_SDC1(%[ftmp2], %[dst1], 0x00) MMI_SDC1(%[ftmp3], %[dst2], 0x00) MMI_SDC1(%[ftmp4], %[dst3], 0x00) MMI_LDC1(%[ftmp1], %[dst4], 0x00) MMI_LDC1(%[ftmp2], %[dst5], 0x00) MMI_LDC1(%[ftmp3], %[dst6], 0x00) MMI_LDC1(%[ftmp4], %[dst7], 0x00) "punpckhbh %[ftmp6], %[ftmp1], %[ftmp0] \n\t" "punpcklbh %[ftmp1], %[ftmp1], %[ftmp0] \n\t" "punpckhbh %[ftmp7], %[ftmp2], %[ftmp0] \n\t" "punpcklbh %[ftmp2], %[ftmp2], %[ftmp0] \n\t" "punpckhbh %[ftmp8], %[ftmp3], %[ftmp0] \n\t" "punpcklbh %[ftmp3], %[ftmp3], %[ftmp0] \n\t" "punpckhbh %[ftmp9], %[ftmp4], %[ftmp0] \n\t" "punpcklbh %[ftmp4], %[ftmp4], %[ftmp0] \n\t" "paddsh %[ftmp6], %[ftmp6], %[ftmp5] \n\t" "paddsh %[ftmp1], %[ftmp1], %[ftmp5] \n\t" "paddsh %[ftmp7], %[ftmp7], %[ftmp5] \n\t" "paddsh %[ftmp2], %[ftmp2], %[ftmp5] \n\t" "paddsh %[ftmp8], %[ftmp8], %[ftmp5] \n\t" "paddsh %[ftmp3], %[ftmp3], %[ftmp5] \n\t" "paddsh %[ftmp9], %[ftmp9], %[ftmp5] \n\t" "paddsh %[ftmp4], %[ftmp4], %[ftmp5] \n\t" "packushb %[ftmp1], %[ftmp1], %[ftmp6] \n\t" "packushb %[ftmp2], %[ftmp2], %[ftmp7] \n\t" "packushb %[ftmp3], %[ftmp3], %[ftmp8] \n\t" "packushb %[ftmp4], %[ftmp4], %[ftmp9] \n\t" MMI_SDC1(%[ftmp1], %[dst4], 0x00) MMI_SDC1(%[ftmp2], %[dst5], 0x00) MMI_SDC1(%[ftmp3], %[dst6], 0x00) MMI_SDC1(%[ftmp4], %[dst7], 0x00) : [ftmp0]"=&f"(ftmp[0]), [ftmp1]"=&f"(ftmp[1]), [ftmp2]"=&f"(ftmp[2]), [ftmp3]"=&f"(ftmp[3]), [ftmp4]"=&f"(ftmp[4]), [ftmp5]"=&f"(ftmp[5]), [ftmp6]"=&f"(ftmp[6]), [ftmp7]"=&f"(ftmp[7]), [ftmp8]"=&f"(ftmp[8]), RESTRICT_ASM_ALL64 [ftmp9]"=&f"(ftmp[9]) : [dst0]"r"(dst), [dst1]"r"(dst+stride), [dst2]"r"(dst+2*stride), [dst3]"r"(dst+3*stride), [dst4]"r"(dst+4*stride), [dst5]"r"(dst+5*stride), [dst6]"r"(dst+6*stride), [dst7]"r"(dst+7*stride), [dc]"r"(dc) : "memory" ); } void ff_h264_idct_add16_8_mmi(uint8_t *dst, const int *block_offset, int16_t *block, int stride, const uint8_t nnzc[5 * 8]) { int i; for(i=0; i<16; i++){ int nnz = nnzc[ scan8[i] ]; if(nnz){ if(nnz==1 && ((int16_t*)block)[i*16]) ff_h264_idct_dc_add_8_mmi(dst + block_offset[i], block + i*16, stride); else ff_h264_idct_add_8_mmi(dst + block_offset[i], block + i*16, stride); } } } void ff_h264_idct_add16intra_8_mmi(uint8_t *dst, const int *block_offset, int16_t *block, int stride, const uint8_t nnzc[5 * 8]) { int i; for(i=0; i<16; i++){ if(nnzc[ scan8[i] ]) ff_h264_idct_add_8_mmi(dst + block_offset[i], block + i*16, stride); else if(((int16_t*)block)[i*16]) ff_h264_idct_dc_add_8_mmi(dst + block_offset[i], block + i*16, stride); } } void ff_h264_idct8_add4_8_mmi(uint8_t *dst, const int *block_offset, int16_t *block, int stride, const uint8_t nnzc[5 * 8]) { int i; for(i=0; i<16; i+=4){ int nnz = nnzc[ scan8[i] ]; if(nnz){ if(nnz==1 && ((int16_t*)block)[i*16]) ff_h264_idct8_dc_add_8_mmi(dst + block_offset[i], block + i*16, stride); else ff_h264_idct8_add_8_mmi(dst + block_offset[i], block + i*16, stride); } } } void ff_h264_idct_add8_8_mmi(uint8_t **dest, const int *block_offset, int16_t *block, int stride, const uint8_t nnzc[15*8]) { int i, j; for(j=1; j<3; j++){ for(i=j*16; i= 0) ff_deblock_v8_luma_8_mmi(pix + 0, stride, alpha, beta, tc0); if ((tc0[2] & tc0[3]) >= 0) ff_deblock_v8_luma_8_mmi(pix + 8, stride, alpha, beta, tc0 + 2); } void ff_deblock_v_luma_intra_8_mmi(uint8_t *pix, ptrdiff_t stride, int alpha, int beta) { deblock_v8_luma_intra_8_mmi(pix + 0, stride, alpha, beta); deblock_v8_luma_intra_8_mmi(pix + 8, stride, alpha, beta); } void ff_deblock_h_luma_8_mmi(uint8_t *pix, ptrdiff_t stride, int alpha, int beta, int8_t *tc0) { DECLARE_ALIGNED(8, const uint64_t, stack[0x0d]); double ftmp[9]; mips_reg addr[8]; DECLARE_VAR_LOW32; DECLARE_VAR_ALL64; __asm__ volatile ( PTR_ADDU "%[addr0], %[stride], %[stride] \n\t" PTR_ADDI "%[addr1], %[pix], -0x4 \n\t" PTR_ADDU "%[addr2], %[stride], %[addr0] \n\t" MMI_ULDC1(%[ftmp0], %[addr1], 0x00) PTR_ADDU "%[addr3], %[addr1], %[stride] \n\t" PTR_ADDU "%[addr4], %[addr1], %[addr2] \n\t" MMI_ULDC1(%[ftmp1], %[addr3], 0x00) PTR_ADDU "%[addr5], %[addr1], %[addr0] \n\t" MMI_ULDC1(%[ftmp2], %[addr5], 0x00) MMI_ULDC1(%[ftmp3], %[addr4], 0x00) PTR_ADDU "%[addr3], %[addr4], %[stride] \n\t" MMI_ULDC1(%[ftmp4], %[addr3], 0x00) PTR_ADDU "%[addr5], %[addr4], %[addr0] \n\t" MMI_ULDC1(%[ftmp5], %[addr5], 0x00) PTR_ADDU "%[addr3], %[addr4], %[addr2] \n\t" MMI_ULDC1(%[ftmp6], %[addr3], 0x00) PTR_ADDU "%[addr6], %[addr0], %[addr0] \n\t" "punpckhbh %[ftmp7], %[ftmp0], %[ftmp1] \n\t" "punpcklbh %[ftmp0], %[ftmp0], %[ftmp1] \n\t" "punpckhbh %[ftmp1], %[ftmp2], %[ftmp3] \n\t" "punpcklbh %[ftmp2], %[ftmp2], %[ftmp3] \n\t" "punpckhbh %[ftmp3], %[ftmp4], %[ftmp5] \n\t" "punpcklbh %[ftmp4], %[ftmp4], %[ftmp5] \n\t" PTR_ADDU "%[addr3], %[addr4], %[addr6] \n\t" MMI_SDC1(%[ftmp1], %[stack], 0x10) MMI_ULDC1(%[ftmp8], %[addr3], 0x00) PTR_ADDU "%[addr7], %[addr6], %[addr6] \n\t" "punpckhbh %[ftmp5], %[ftmp6], %[ftmp8] \n\t" "punpcklbh %[ftmp6], %[ftmp6], %[ftmp8] \n\t" "punpckhhw %[ftmp1], %[ftmp0], %[ftmp2] \n\t" "punpcklhw %[ftmp0], %[ftmp0], %[ftmp2] \n\t" "punpckhhw %[ftmp2], %[ftmp4], %[ftmp6] \n\t" "punpcklhw %[ftmp4], %[ftmp4], %[ftmp6] \n\t" MMI_LDC1(%[ftmp8], %[stack], 0x10) "punpckhwd %[ftmp0], %[ftmp0], %[ftmp4] \n\t" MMI_SDC1(%[ftmp0], %[stack], 0x00) "punpckhhw %[ftmp6], %[ftmp7], %[ftmp8] \n\t" "punpcklhw %[ftmp7], %[ftmp7], %[ftmp8] \n\t" "punpckhhw %[ftmp0], %[ftmp3], %[ftmp5] \n\t" "punpcklhw %[ftmp3], %[ftmp3], %[ftmp5] \n\t" "punpcklwd %[ftmp6], %[ftmp6], %[ftmp0] \n\t" "punpckhwd %[ftmp5], %[ftmp7], %[ftmp3] \n\t" "punpcklwd %[ftmp7], %[ftmp7], %[ftmp3] \n\t" "punpckhwd %[ftmp3], %[ftmp1], %[ftmp2] \n\t" "punpcklwd %[ftmp1], %[ftmp1], %[ftmp2] \n\t" MMI_SDC1(%[ftmp1], %[stack], 0x10) MMI_SDC1(%[ftmp3], %[stack], 0x20) MMI_SDC1(%[ftmp7], %[stack], 0x30) MMI_SDC1(%[ftmp5], %[stack], 0x40) MMI_SDC1(%[ftmp6], %[stack], 0x50) PTR_ADDU "%[addr1], %[addr1], %[addr7] \n\t" PTR_ADDU "%[addr4], %[addr4], %[addr7] \n\t" MMI_ULDC1(%[ftmp0], %[addr1], 0x00) PTR_ADDU "%[addr3], %[addr1], %[stride] \n\t" MMI_ULDC1(%[ftmp1], %[addr3], 0x00) PTR_ADDU "%[addr5], %[addr1], %[addr0] \n\t" MMI_ULDC1(%[ftmp2], %[addr5], 0x00) MMI_ULDC1(%[ftmp3], %[addr4], 0x00) PTR_ADDU "%[addr3], %[addr4], %[stride] \n\t" MMI_ULDC1(%[ftmp4], %[addr3], 0x00) PTR_ADDU "%[addr5], %[addr4], %[addr0] \n\t" MMI_ULDC1(%[ftmp5], %[addr5], 0x00) PTR_ADDU "%[addr3], %[addr4], %[addr2] \n\t" MMI_ULDC1(%[ftmp6], %[addr3], 0x00) "punpckhbh %[ftmp7], %[ftmp0], %[ftmp1] \n\t" "punpcklbh %[ftmp0], %[ftmp0], %[ftmp1] \n\t" "punpckhbh %[ftmp1], %[ftmp2], %[ftmp3] \n\t" "punpcklbh %[ftmp2], %[ftmp2], %[ftmp3] \n\t" "punpckhbh %[ftmp3], %[ftmp4], %[ftmp5] \n\t" "punpcklbh %[ftmp4], %[ftmp4], %[ftmp5] \n\t" PTR_ADDU "%[addr3], %[addr4], %[addr6] \n\t" MMI_SDC1(%[ftmp1], %[stack], 0x18) MMI_ULDC1(%[ftmp8], %[addr3], 0x00) "punpckhhw %[ftmp1], %[ftmp0], %[ftmp2] \n\t" "punpckhbh %[ftmp5], %[ftmp6], %[ftmp8] \n\t" "punpcklbh %[ftmp6], %[ftmp6], %[ftmp8] \n\t" "punpcklhw %[ftmp0], %[ftmp0], %[ftmp2] \n\t" "punpckhhw %[ftmp2], %[ftmp4], %[ftmp6] \n\t" "punpcklhw %[ftmp4], %[ftmp4], %[ftmp6] \n\t" "punpckhwd %[ftmp0], %[ftmp0], %[ftmp4] \n\t" MMI_LDC1(%[ftmp8], %[stack], 0x18) MMI_SDC1(%[ftmp0], %[stack], 0x08) "punpckhhw %[ftmp6], %[ftmp7], %[ftmp8] \n\t" "punpcklhw %[ftmp7], %[ftmp7], %[ftmp8] \n\t" "punpckhhw %[ftmp0], %[ftmp3], %[ftmp5] \n\t" "punpcklhw %[ftmp3], %[ftmp3], %[ftmp5] \n\t" "punpckhwd %[ftmp5], %[ftmp7], %[ftmp3] \n\t" "punpcklwd %[ftmp7], %[ftmp7], %[ftmp3] \n\t" "punpckhwd %[ftmp3], %[ftmp1], %[ftmp2] \n\t" "punpcklwd %[ftmp1], %[ftmp1], %[ftmp2] \n\t" "punpcklwd %[ftmp6], %[ftmp6], %[ftmp0] \n\t" MMI_SDC1(%[ftmp1], %[stack], 0x18) MMI_SDC1(%[ftmp3], %[stack], 0x28) MMI_SDC1(%[ftmp7], %[stack], 0x38) MMI_SDC1(%[ftmp5], %[stack], 0x48) MMI_SDC1(%[ftmp6], %[stack], 0x58) : [ftmp0]"=&f"(ftmp[0]), [ftmp1]"=&f"(ftmp[1]), [ftmp2]"=&f"(ftmp[2]), [ftmp3]"=&f"(ftmp[3]), [ftmp4]"=&f"(ftmp[4]), [ftmp5]"=&f"(ftmp[5]), [ftmp6]"=&f"(ftmp[6]), [ftmp7]"=&f"(ftmp[7]), [ftmp8]"=&f"(ftmp[8]), RESTRICT_ASM_ALL64 [addr0]"=&r"(addr[0]), [addr1]"=&r"(addr[1]), [addr2]"=&r"(addr[2]), [addr3]"=&r"(addr[3]), [addr4]"=&r"(addr[4]), [addr5]"=&r"(addr[5]), [addr6]"=&r"(addr[6]), [addr7]"=&r"(addr[7]) : [pix]"r"(pix), [stride]"r"((mips_reg)stride), [stack]"r"(stack) : "memory" ); ff_deblock_v_luma_8_mmi((uint8_t *) &stack[6], 0x10, alpha, beta, tc0); __asm__ volatile ( PTR_ADDU "%[addr0], %[stride], %[stride] \n\t" PTR_ADDI "%[addr1], %[pix], -0x02 \n\t" PTR_ADDU "%[addr6], %[addr0], %[addr0] \n\t" PTR_ADDU "%[addr2], %[addr0], %[stride] \n\t" PTR_ADDU "%[addr7], %[addr6], %[addr6] \n\t" PTR_ADDU "%[addr4], %[addr1], %[addr2] \n\t" MMI_LDC1(%[ftmp0], %[stack], 0x10) MMI_LDC1(%[ftmp1], %[stack], 0x20) MMI_LDC1(%[ftmp2], %[stack], 0x30) MMI_LDC1(%[ftmp3], %[stack], 0x40) "punpckhwd %[ftmp4], %[ftmp0], %[ftmp0] \n\t" "punpckhwd %[ftmp5], %[ftmp1], %[ftmp1] \n\t" "punpckhwd %[ftmp6], %[ftmp2], %[ftmp2] \n\t" "punpcklbh %[ftmp0], %[ftmp0], %[ftmp1] \n\t" "punpcklbh %[ftmp2], %[ftmp2], %[ftmp3] \n\t" "punpcklhw %[ftmp1], %[ftmp0], %[ftmp2] \n\t" "punpckhhw %[ftmp0], %[ftmp0], %[ftmp2] \n\t" MMI_USWC1(%[ftmp1], %[addr1], 0x00) PTR_ADDU "%[addr3], %[addr1], %[stride] \n\t" "punpckhwd %[ftmp1], %[ftmp1], %[ftmp1] \n\t" PTR_ADDU "%[addr5], %[addr1], %[addr0] \n\t" MMI_USWC1(%[ftmp1], %[addr3], 0x00) MMI_USWC1(%[ftmp0], %[addr5], 0x00) "punpckhwd %[ftmp0], %[ftmp0], %[ftmp0] \n\t" "punpckhwd %[ftmp3], %[ftmp3], %[ftmp3] \n\t" MMI_USWC1(%[ftmp0], %[addr4], 0x00) "punpcklbh %[ftmp4], %[ftmp4], %[ftmp5] \n\t" "punpcklbh %[ftmp6], %[ftmp6], %[ftmp3] \n\t" "punpcklhw %[ftmp5], %[ftmp4], %[ftmp6] \n\t" PTR_ADDU "%[addr3], %[addr4], %[stride] \n\t" "punpckhhw %[ftmp4], %[ftmp4], %[ftmp6] \n\t" MMI_USWC1(%[ftmp5], %[addr3], 0x00) PTR_ADDU "%[addr3], %[addr4], %[addr0] \n\t" "punpckhwd %[ftmp5], %[ftmp5], %[ftmp5] \n\t" PTR_ADDU "%[addr5], %[addr4], %[addr2] \n\t" MMI_USWC1(%[ftmp5], %[addr3], 0x00) MMI_USWC1(%[ftmp4], %[addr5], 0x00) PTR_ADDU "%[addr3], %[addr4], %[addr6] \n\t" "punpckhwd %[ftmp4], %[ftmp4], %[ftmp4] \n\t" PTR_ADDU "%[addr1], %[addr1], %[addr7] \n\t" MMI_USWC1(%[ftmp4], %[addr3], 0x00) PTR_ADDU "%[addr4], %[addr4], %[addr7] \n\t" MMI_LDC1(%[ftmp0], %[stack], 0x18) MMI_LDC1(%[ftmp1], %[stack], 0x28) MMI_LDC1(%[ftmp2], %[stack], 0x38) MMI_LDC1(%[ftmp3], %[stack], 0x48) PTR_ADDU "%[addr0], %[stride], %[stride] \n\t" "punpckhwd %[ftmp4], %[ftmp0], %[ftmp0] \n\t" PTR_ADDU "%[addr6], %[addr0], %[addr0] \n\t" "punpckhwd %[ftmp5], %[ftmp1], %[ftmp1] \n\t" "punpckhwd %[ftmp6], %[ftmp2], %[ftmp2] \n\t" "punpcklbh %[ftmp0], %[ftmp0], %[ftmp1] \n\t" "punpcklbh %[ftmp2], %[ftmp2], %[ftmp3] \n\t" PTR_ADDU "%[addr3], %[addr1], %[stride] \n\t" "punpcklhw %[ftmp1], %[ftmp0], %[ftmp2] \n\t" "punpckhhw %[ftmp0], %[ftmp0], %[ftmp2] \n\t" MMI_USWC1(%[ftmp1], %[addr1], 0x00) "punpckhwd %[ftmp1], %[ftmp1], %[ftmp1] \n\t" PTR_ADDU "%[addr5], %[addr1], %[addr0] \n\t" MMI_USWC1(%[ftmp1], %[addr3], 0x00) MMI_USWC1(%[ftmp0], %[addr5], 0x00) "punpckhwd %[ftmp0], %[ftmp0], %[ftmp0] \n\t" "punpckhwd %[ftmp3], %[ftmp3], %[ftmp3] \n\t" MMI_USWC1(%[ftmp0], %[addr4], 0x00) "punpcklbh %[ftmp4], %[ftmp4], %[ftmp5] \n\t" "punpcklbh %[ftmp6], %[ftmp6], %[ftmp3] \n\t" PTR_ADDU "%[addr3], %[addr4], %[stride] \n\t" "punpcklhw %[ftmp5], %[ftmp4], %[ftmp6] \n\t" "punpckhhw %[ftmp4], %[ftmp4], %[ftmp6] \n\t" MMI_USWC1(%[ftmp5], %[addr3], 0x00) PTR_ADDU "%[addr3], %[addr4], %[addr0] \n\t" "punpckhwd %[ftmp5], %[ftmp5], %[ftmp5] \n\t" PTR_ADDU "%[addr5], %[addr4], %[addr2] \n\t" MMI_USWC1(%[ftmp5], %[addr3], 0x00) MMI_USWC1(%[ftmp4], %[addr5], 0x00) PTR_ADDU "%[addr3], %[addr4], %[addr6] \n\t" "punpckhwd %[ftmp4], %[ftmp4], %[ftmp4] \n\t" MMI_USWC1(%[ftmp4], %[addr3], 0x00) : [ftmp0]"=&f"(ftmp[0]), [ftmp1]"=&f"(ftmp[1]), [ftmp2]"=&f"(ftmp[2]), [ftmp3]"=&f"(ftmp[3]), [ftmp4]"=&f"(ftmp[4]), [ftmp5]"=&f"(ftmp[5]), [ftmp6]"=&f"(ftmp[6]), [ftmp7]"=&f"(ftmp[7]), [ftmp8]"=&f"(ftmp[8]), RESTRICT_ASM_LOW32 RESTRICT_ASM_ALL64 [addr0]"=&r"(addr[0]), [addr1]"=&r"(addr[1]), [addr2]"=&r"(addr[2]), [addr3]"=&r"(addr[3]), [addr4]"=&r"(addr[4]), [addr5]"=&r"(addr[5]), [addr6]"=&r"(addr[6]), [addr7]"=&r"(addr[7]) : [pix]"r"(pix), [stride]"r"((mips_reg)stride), [stack]"r"(stack) : "memory" ); } void ff_deblock_h_luma_intra_8_mmi(uint8_t *pix, ptrdiff_t stride, int alpha, int beta) { DECLARE_ALIGNED(8, const uint64_t, ptmp[0x11]); DECLARE_ALIGNED(8, const uint64_t, pdat[0x04]); double ftmp[9]; mips_reg addr[7]; DECLARE_VAR_ALL64; __asm__ volatile ( PTR_ADDU "%[addr0], %[stride], %[stride] \n\t" PTR_ADDI "%[addr1], %[pix], -0x04 \n\t" PTR_ADDU "%[addr2], %[addr0], %[stride] \n\t" PTR_ADDU "%[addr3], %[addr0], %[addr0] \n\t" PTR_ADDU "%[addr4], %[addr1], %[addr2] \n\t" PTR_ADDU "%[addr5], %[addr1], %[stride] \n\t" MMI_ULDC1(%[ftmp0], %[addr1], 0x00) PTR_ADDU "%[addr6], %[addr1], %[addr0] \n\t" MMI_ULDC1(%[ftmp1], %[addr5], 0x00) MMI_ULDC1(%[ftmp2], %[addr6], 0x00) PTR_ADDU "%[addr5], %[addr4], %[stride] \n\t" MMI_ULDC1(%[ftmp3], %[addr4], 0x00) PTR_ADDU "%[addr6], %[addr4], %[addr0] \n\t" MMI_ULDC1(%[ftmp4], %[addr5], 0x00) PTR_ADDU "%[addr5], %[addr4], %[addr2] \n\t" MMI_ULDC1(%[ftmp5], %[addr6], 0x00) MMI_ULDC1(%[ftmp6], %[addr5], 0x00) PTR_ADDU "%[addr5], %[addr4], %[addr3] \n\t" "punpckhbh %[ftmp7], %[ftmp0], %[ftmp1] \n\t" "punpcklbh %[ftmp0], %[ftmp0], %[ftmp1] \n\t" "punpckhbh %[ftmp1], %[ftmp2], %[ftmp3] \n\t" "punpcklbh %[ftmp2], %[ftmp2], %[ftmp3] \n\t" "punpckhbh %[ftmp3], %[ftmp4], %[ftmp5] \n\t" "punpcklbh %[ftmp4], %[ftmp4], %[ftmp5] \n\t" MMI_ULDC1(%[ftmp8], %[addr5], 0x00) "punpckhbh %[ftmp5], %[ftmp6], %[ftmp8] \n\t" "punpcklbh %[ftmp6], %[ftmp6], %[ftmp8] \n\t" MMI_SDC1(%[ftmp3], %[ptmp], 0x00) "punpckhhw %[ftmp3], %[ftmp0], %[ftmp2] \n\t" "punpcklhw %[ftmp0], %[ftmp0], %[ftmp2] \n\t" "punpckhhw %[ftmp2], %[ftmp4], %[ftmp6] \n\t" "punpcklhw %[ftmp4], %[ftmp4], %[ftmp6] \n\t" "punpckhhw %[ftmp6], %[ftmp7], %[ftmp1] \n\t" "punpcklhw %[ftmp7], %[ftmp7], %[ftmp1] \n\t" MMI_SDC1(%[ftmp2], %[ptmp], 0x20) MMI_LDC1(%[ftmp2], %[ptmp], 0x00) "punpckhhw %[ftmp1], %[ftmp2], %[ftmp5] \n\t" "punpcklhw %[ftmp2], %[ftmp2], %[ftmp5] \n\t" "punpckhwd %[ftmp5], %[ftmp0], %[ftmp4] \n\t" "punpcklwd %[ftmp0], %[ftmp0], %[ftmp4] \n\t" "punpckhwd %[ftmp4], %[ftmp7], %[ftmp2] \n\t" "punpcklwd %[ftmp7], %[ftmp7], %[ftmp2] \n\t" MMI_SDC1(%[ftmp0], %[ptmp], 0x00) MMI_SDC1(%[ftmp5], %[ptmp], 0x10) MMI_SDC1(%[ftmp7], %[ptmp], 0x40) MMI_SDC1(%[ftmp4], %[ptmp], 0x50) MMI_LDC1(%[ftmp8], %[ptmp], 0x20) "punpckhwd %[ftmp0], %[ftmp3], %[ftmp8] \n\t" "punpcklwd %[ftmp3], %[ftmp3], %[ftmp8] \n\t" "punpckhwd %[ftmp5], %[ftmp6], %[ftmp1] \n\t" "punpcklwd %[ftmp6], %[ftmp6], %[ftmp1] \n\t" PTR_ADDU "%[addr5], %[addr3], %[addr3] \n\t" MMI_SDC1(%[ftmp3], %[ptmp], 0x20) MMI_SDC1(%[ftmp0], %[ptmp], 0x30) MMI_SDC1(%[ftmp6], %[ptmp], 0x60) MMI_SDC1(%[ftmp5], %[ptmp], 0x70) PTR_ADDU "%[addr1], %[addr1], %[addr5] \n\t" PTR_ADDU "%[addr4], %[addr4], %[addr5] \n\t" PTR_ADDU "%[addr5], %[addr1], %[stride] \n\t" MMI_ULDC1(%[ftmp0], %[addr1], 0x00) PTR_ADDU "%[addr6], %[addr1], %[addr0] \n\t" MMI_ULDC1(%[ftmp1], %[addr5], 0x00) MMI_ULDC1(%[ftmp2], %[addr6], 0x00) PTR_ADDU "%[addr5], %[addr4], %[stride] \n\t" MMI_ULDC1(%[ftmp3], %[addr4], 0x00) PTR_ADDU "%[addr6], %[addr4], %[addr0] \n\t" MMI_ULDC1(%[ftmp4], %[addr5], 0x00) PTR_ADDU "%[addr5], %[addr4], %[addr2] \n\t" MMI_ULDC1(%[ftmp5], %[addr6], 0x00) MMI_ULDC1(%[ftmp6], %[addr5], 0x00) PTR_ADDU "%[addr5], %[addr4], %[addr3] \n\t" "punpckhbh %[ftmp7], %[ftmp0], %[ftmp1] \n\t" "punpcklbh %[ftmp0], %[ftmp0], %[ftmp1] \n\t" "punpckhbh %[ftmp1], %[ftmp2], %[ftmp3] \n\t" "punpcklbh %[ftmp2], %[ftmp2], %[ftmp3] \n\t" "punpckhbh %[ftmp3], %[ftmp4], %[ftmp5] \n\t" "punpcklbh %[ftmp4], %[ftmp4], %[ftmp5] \n\t" MMI_ULDC1(%[ftmp8], %[addr5], 0x00) "punpckhbh %[ftmp5], %[ftmp6], %[ftmp8] \n\t" "punpcklbh %[ftmp6], %[ftmp6], %[ftmp8] \n\t" MMI_SDC1(%[ftmp3], %[ptmp], 0x08) "punpckhhw %[ftmp3], %[ftmp0], %[ftmp2] \n\t" "punpcklhw %[ftmp0], %[ftmp0], %[ftmp2] \n\t" "punpckhhw %[ftmp2], %[ftmp4], %[ftmp6] \n\t" "punpcklhw %[ftmp4], %[ftmp4], %[ftmp6] \n\t" "punpckhhw %[ftmp6], %[ftmp7], %[ftmp1] \n\t" "punpcklhw %[ftmp7], %[ftmp7], %[ftmp1] \n\t" MMI_SDC1(%[ftmp2], %[ptmp], 0x28) MMI_LDC1(%[ftmp2], %[ptmp], 0x08) "punpckhhw %[ftmp1], %[ftmp2], %[ftmp5] \n\t" "punpcklhw %[ftmp2], %[ftmp2], %[ftmp5] \n\t" "punpckhwd %[ftmp5], %[ftmp0], %[ftmp4] \n\t" "punpcklwd %[ftmp0], %[ftmp0], %[ftmp4] \n\t" "punpckhwd %[ftmp4], %[ftmp7], %[ftmp2] \n\t" "punpcklwd %[ftmp7], %[ftmp7], %[ftmp2] \n\t" MMI_SDC1(%[ftmp0], %[ptmp], 0x08) MMI_SDC1(%[ftmp5], %[ptmp], 0x18) MMI_SDC1(%[ftmp7], %[ptmp], 0x48) MMI_SDC1(%[ftmp4], %[ptmp], 0x58) MMI_LDC1(%[ftmp8], %[ptmp], 0x28) "punpckhwd %[ftmp0], %[ftmp3], %[ftmp8] \n\t" "punpcklwd %[ftmp3], %[ftmp3], %[ftmp8] \n\t" "punpckhwd %[ftmp5], %[ftmp6], %[ftmp1] \n\t" "punpcklwd %[ftmp6], %[ftmp6], %[ftmp1] \n\t" MMI_SDC1(%[ftmp3], %[ptmp], 0x28) MMI_SDC1(%[ftmp0], %[ptmp], 0x38) MMI_SDC1(%[ftmp6], %[ptmp], 0x68) MMI_SDC1(%[ftmp5], %[ptmp], 0x78) PTR_S "%[addr1], 0x00(%[pdat]) \n\t" PTR_S "%[addr2], 0x08(%[pdat]) \n\t" PTR_S "%[addr0], 0x10(%[pdat]) \n\t" PTR_S "%[addr3], 0x18(%[pdat]) \n\t" : [ftmp0]"=&f"(ftmp[0]), [ftmp1]"=&f"(ftmp[1]), [ftmp2]"=&f"(ftmp[2]), [ftmp3]"=&f"(ftmp[3]), [ftmp4]"=&f"(ftmp[4]), [ftmp5]"=&f"(ftmp[5]), [ftmp6]"=&f"(ftmp[6]), [ftmp7]"=&f"(ftmp[7]), [ftmp8]"=&f"(ftmp[8]), RESTRICT_ASM_ALL64 [addr0]"=&r"(addr[0]), [addr1]"=&r"(addr[1]), [addr2]"=&r"(addr[2]), [addr3]"=&r"(addr[3]), [addr4]"=&r"(addr[4]), [addr5]"=&r"(addr[5]), [addr6]"=&r"(addr[6]) : [pix]"r"(pix), [stride]"r"((mips_reg)stride), [ptmp]"r"(ptmp), [pdat]"r"(pdat) : "memory" ); ff_deblock_v_luma_intra_8_mmi((uint8_t *) &ptmp[8], 0x10, alpha, beta); __asm__ volatile ( PTR_L "%[addr1], 0x00(%[pdat]) \n\t" PTR_L "%[addr2], 0x08(%[pdat]) \n\t" PTR_L "%[addr0], 0x10(%[pdat]) \n\t" PTR_L "%[addr3], 0x18(%[pdat]) \n\t" PTR_ADDU "%[addr4], %[addr1], %[addr2] \n\t" MMI_LDC1(%[ftmp0], %[ptmp], 0x08) MMI_LDC1(%[ftmp1], %[ptmp], 0x18) MMI_LDC1(%[ftmp2], %[ptmp], 0x28) MMI_LDC1(%[ftmp3], %[ptmp], 0x38) MMI_LDC1(%[ftmp4], %[ptmp], 0x48) MMI_LDC1(%[ftmp5], %[ptmp], 0x58) MMI_LDC1(%[ftmp6], %[ptmp], 0x68) "punpckhbh %[ftmp7], %[ftmp0], %[ftmp1] \n\t" "punpcklbh %[ftmp0], %[ftmp0], %[ftmp1] \n\t" "punpckhbh %[ftmp1], %[ftmp2], %[ftmp3] \n\t" "punpcklbh %[ftmp2], %[ftmp2], %[ftmp3] \n\t" "punpckhbh %[ftmp3], %[ftmp4], %[ftmp5] \n\t" "punpcklbh %[ftmp4], %[ftmp4], %[ftmp5] \n\t" MMI_LDC1(%[ftmp8], %[ptmp], 0x78) "punpckhbh %[ftmp5], %[ftmp6], %[ftmp8] \n\t" "punpcklbh %[ftmp6], %[ftmp6], %[ftmp8] \n\t" MMI_USDC1(%[ftmp3], %[addr1], 0x00) PTR_ADDU "%[addr5], %[addr1], %[addr0] \n\t" "punpckhhw %[ftmp3], %[ftmp0], %[ftmp2] \n\t" "punpcklhw %[ftmp0], %[ftmp0], %[ftmp2] \n\t" "punpckhhw %[ftmp2], %[ftmp4], %[ftmp6] \n\t" "punpcklhw %[ftmp4], %[ftmp4], %[ftmp6] \n\t" "punpckhhw %[ftmp6], %[ftmp7], %[ftmp1] \n\t" "punpcklhw %[ftmp7], %[ftmp7], %[ftmp1] \n\t" MMI_USDC1(%[ftmp2], %[addr5], 0x00) MMI_ULDC1(%[ftmp2], %[addr1], 0x00) "punpckhhw %[ftmp1], %[ftmp2], %[ftmp5] \n\t" "punpcklhw %[ftmp2], %[ftmp2], %[ftmp5] \n\t" "punpckhwd %[ftmp5], %[ftmp0], %[ftmp4] \n\t" "punpcklwd %[ftmp0], %[ftmp0], %[ftmp4] \n\t" "punpckhwd %[ftmp4], %[ftmp7], %[ftmp2] \n\t" "punpcklwd %[ftmp7], %[ftmp7], %[ftmp2] \n\t" PTR_ADDU "%[addr5], %[addr1], %[stride] \n\t" MMI_USDC1(%[ftmp0], %[addr1], 0x00) PTR_ADDU "%[addr6], %[addr4], %[stride] \n\t" MMI_USDC1(%[ftmp5], %[addr5], 0x00) PTR_ADDU "%[addr5], %[addr4], %[addr0] \n\t" MMI_USDC1(%[ftmp7], %[addr6], 0x00) PTR_ADDU "%[addr6], %[addr1], %[addr0] \n\t" MMI_USDC1(%[ftmp4], %[addr5], 0x00) MMI_ULDC1(%[ftmp8], %[addr6], 0x00) PTR_ADDU "%[addr5], %[addr1], %[addr0] \n\t" "punpckhwd %[ftmp0], %[ftmp3], %[ftmp8] \n\t" "punpcklwd %[ftmp3], %[ftmp3], %[ftmp8] \n\t" "punpckhwd %[ftmp5], %[ftmp6], %[ftmp1] \n\t" "punpcklwd %[ftmp6], %[ftmp6], %[ftmp1] \n\t" MMI_USDC1(%[ftmp3], %[addr5], 0x00) PTR_ADDU "%[addr5], %[addr4], %[addr2] \n\t" MMI_USDC1(%[ftmp0], %[addr4], 0x00) PTR_ADDU "%[addr6], %[addr4], %[addr3] \n\t" MMI_USDC1(%[ftmp6], %[addr5], 0x00) PTR_ADDU "%[addr5], %[addr3], %[addr3] \n\t" MMI_USDC1(%[ftmp5], %[addr6], 0x00) PTR_SUBU "%[addr1], %[addr1], %[addr5] \n\t" PTR_SUBU "%[addr4], %[addr4], %[addr5] \n\t" MMI_LDC1(%[ftmp0], %[ptmp], 0x00) MMI_LDC1(%[ftmp1], %[ptmp], 0x10) MMI_LDC1(%[ftmp2], %[ptmp], 0x20) MMI_LDC1(%[ftmp3], %[ptmp], 0x30) MMI_LDC1(%[ftmp4], %[ptmp], 0x40) MMI_LDC1(%[ftmp5], %[ptmp], 0x50) MMI_LDC1(%[ftmp6], %[ptmp], 0x60) "punpckhbh %[ftmp7], %[ftmp0], %[ftmp1] \n\t" "punpcklbh %[ftmp0], %[ftmp0], %[ftmp1] \n\t" "punpckhbh %[ftmp1], %[ftmp2], %[ftmp3] \n\t" "punpcklbh %[ftmp2], %[ftmp2], %[ftmp3] \n\t" "punpckhbh %[ftmp3], %[ftmp4], %[ftmp5] \n\t" "punpcklbh %[ftmp4], %[ftmp4], %[ftmp5] \n\t" MMI_LDC1(%[ftmp8], %[ptmp], 0x70) "punpckhbh %[ftmp5], %[ftmp6], %[ftmp8] \n\t" "punpcklbh %[ftmp6], %[ftmp6], %[ftmp8] \n\t" MMI_USDC1(%[ftmp3], %[addr1], 0x00) PTR_ADDU "%[addr5], %[addr1], %[addr0] \n\t" "punpckhhw %[ftmp3], %[ftmp0], %[ftmp2] \n\t" "punpcklhw %[ftmp0], %[ftmp0], %[ftmp2] \n\t" "punpckhhw %[ftmp2], %[ftmp4], %[ftmp6] \n\t" "punpcklhw %[ftmp4], %[ftmp4], %[ftmp6] \n\t" "punpckhhw %[ftmp6], %[ftmp7], %[ftmp1] \n\t" "punpcklhw %[ftmp7], %[ftmp7], %[ftmp1] \n\t" MMI_USDC1(%[ftmp2], %[addr5], 0x00) MMI_ULDC1(%[ftmp2], %[addr1], 0x00) "punpckhhw %[ftmp1], %[ftmp2], %[ftmp5] \n\t" "punpcklhw %[ftmp2], %[ftmp2], %[ftmp5] \n\t" "punpckhwd %[ftmp5], %[ftmp0], %[ftmp4] \n\t" "punpcklwd %[ftmp0], %[ftmp0], %[ftmp4] \n\t" "punpckhwd %[ftmp4], %[ftmp7], %[ftmp2] \n\t" "punpcklwd %[ftmp7], %[ftmp7], %[ftmp2] \n\t" PTR_ADDU "%[addr5], %[addr1], %[stride] \n\t" MMI_USDC1(%[ftmp0], %[addr1], 0x00) PTR_ADDU "%[addr6], %[addr4], %[stride] \n\t" MMI_USDC1(%[ftmp5], %[addr5], 0x00) PTR_ADDU "%[addr5], %[addr4], %[addr0] \n\t" MMI_USDC1(%[ftmp7], %[addr6], 0x00) PTR_ADDU "%[addr6], %[addr1], %[addr0] \n\t" MMI_USDC1(%[ftmp4], %[addr5], 0x00) MMI_ULDC1(%[ftmp8], %[addr6], 0x00) PTR_ADDU "%[addr5], %[addr1], %[addr0] \n\t" "punpckhwd %[ftmp0], %[ftmp3], %[ftmp8] \n\t" "punpcklwd %[ftmp3], %[ftmp3], %[ftmp8] \n\t" "punpckhwd %[ftmp5], %[ftmp6], %[ftmp1] \n\t" "punpcklwd %[ftmp6], %[ftmp6], %[ftmp1] \n\t" MMI_USDC1(%[ftmp3], %[addr5], 0x00) PTR_ADDU "%[addr5], %[addr4], %[addr2] \n\t" MMI_USDC1(%[ftmp0], %[addr4], 0x00) PTR_ADDU "%[addr6], %[addr4], %[addr3] \n\t" MMI_USDC1(%[ftmp6], %[addr5], 0x00) MMI_USDC1(%[ftmp5], %[addr6], 0x00) : [ftmp0]"=&f"(ftmp[0]), [ftmp1]"=&f"(ftmp[1]), [ftmp2]"=&f"(ftmp[2]), [ftmp3]"=&f"(ftmp[3]), [ftmp4]"=&f"(ftmp[4]), [ftmp5]"=&f"(ftmp[5]), [ftmp6]"=&f"(ftmp[6]), [ftmp7]"=&f"(ftmp[7]), [ftmp8]"=&f"(ftmp[8]), RESTRICT_ASM_ALL64 [addr0]"=&r"(addr[0]), [addr1]"=&r"(addr[1]), [addr2]"=&r"(addr[2]), [addr3]"=&r"(addr[3]), [addr4]"=&r"(addr[4]), [addr5]"=&r"(addr[5]), [addr6]"=&r"(addr[6]) : [pix]"r"(pix), [stride]"r"((mips_reg)stride), [ptmp]"r"(ptmp), [pdat]"r"(pdat) : "memory" ); }